心睿 · 志远

首页

产品索引

保修服务

购买方法

联系我们

发货信息

睿志论坛

English


你所期待的,已然超越。

现在95折推广


 

R2R 7HE (再生电源供电)

(支持PCM / DXD / DSD硬解,
配备
USB / RJ45 / HDMI inputs

全分立真正平衡 R-2R 电阻梯阶DAC
内建4组R-2R
DA 7 模组

内建FPGA 处理器,杜绝 jitter
USB / RJ45 / HDMI支持DXD与DSD
32bit / 384K 异步传输Amanero Combo 384

使用OCC,TCXOs及顶级配件 ,无需升级

售价:23500元(包含国内运费)
AES/EBU
可供定制

 

  

  
概述 使用指引 规格 定制选项


点击查看 Amanero combo 384

Audio-gd 的产品均基于 AP SYS-2722 (最顶级的专业音频测试仪) 进行设计及测试



模拟再生电源技术:
    再生电源供电就象是在机器内置了一台私人专用的发电机。
    它可以最大限度地滤除电源线上干扰,提供超级纯净的电源 供电到音频放大器, 还原出极低音染又极具模拟味的信号给音响系统及用户。
    再生电源的设计中,120V / 220V的交流电源经过再生电源输入变压器,转换到直流电源,再经过甲类并联稳压电源供电到再生波形发生器及驱动器。
    一组平衡的再生标准波形发生器产生出超低失真的50Hz波形,经过平衡的增益放大器及强大的 驱动级,以驱动三个再生电源输出变压器输出纯净而电压及频率稳定的电源,再由十三组甲类并联稳压电源对左右声道的 模拟音频放大器及不同处理功能的数字音频部分进行独立供电。
    再生波形发生器及驱动器均经过甲类稳压电源供电,令其工作不受市电变化及干扰所影响。
    甲类并联稳压器具有极高的输入阻抗以阻隔干扰,避免通过市电电源的干扰进入音频电路影响了音质,同时也避免了左右声音信号通过电源产生的串音以提高分离度。而输出阻抗低则具有极佳线性与速度,是极为优秀的电源稳压电路设计。
    Audio-gd 在再生电源设计上的论点:
    1, 通过对 AP SYS-2722的内部设计分析及实际测试对比, 纯模拟的再生标准波形发生器的失真比数字合成发生器低很多。
    2, 数字驱动级可以有更高的电源转换效率,但完全模拟的驱动级则有更多的模拟味。
    3, 400Hz再生波形频率有更高电源转换效率,50Hz再生波形频率比400Hz更远离人的听觉灵敏区,音质更醇厚自然。


R-2R DAC 的优缺点:

               
优点 :
           1, R-2R 不会将时钟信号转换到输出信号。
           2, R-2R 不敏感于 jitter 但 Delta-Sigma 就相当敏感。
           3, R-2R的输出信号电平的精准度高于Delta-Sigma  .
           缺点 :
           1, R2R 的谐波失真度可以做到相当低但还不能做到象ES9038 PRO (Delta-Sigma)那样的低谐波失真。
           2, Glitch 与梯阶电阻的精度不容易解决。


市场上流行的R-2R设计:
         
无论是DIY套件或是厂制品,R-2R已经变得流行。
          在低价位的DIY 套件市场,通常的设计是学习了MSB旧有技术,但仅保留了信号转换的部分而舍弃了原厂精妙的设计。这种设计是通过数据串行输入到移位寄存器IC去将数据 转换到模拟信号的转换,是根本无法解决R-2R的技术难题,这种设计的性能是完全依赖梯阶电阻的精度。
   


         
在Hi -End 市场的厂制品,使用了相当复杂的技术去解决R-2R存在的问题,从而达到高性能与音质。 一些厂家使用移位寄存器IC的串行控制模式。下图的设计是使用了FPGA并行控制梯阶电阻开关的方式。并行控制模式,每一bit的梯阶电阻开关都单独控制,因此具有超高速度 (并行模式仅需1个时钟周期去输出所有数据, 串行模式则需要 至少8到24个时钟周期)去发送或更新数据,并可以在任何时候即时纠正数据从而令输出信号具有低失真特性,解决由于电阻公差及Glitch等引致的问题。
     

梯阶电阻的精度:

               
很多人只关心梯阶电阻的精度, 他们看来R-2R就是取决于电阻的精度。
           现今,24 bit已是一个标准,但可制造的电阻精度是否可以达到24 bit?
           即使是16 bit, 精度要求已是1/66536, 即使是 0.1% (1/1000)的电阻精度,是完全不足够的。就算是0.01% (1/10000),也依然未能达到 16  bit的要求,更不要说是24 bit.
          因此电阻的精度并不是解决问题的方向。假如世界上有0.00001%的电阻,能达到24 bit的要求,但梯阶电阻的开关内阻的离散性,会将这个超级高精准度 的优势完全抹去。
           我们要从技术上解决问题,而不是单凭提高电阻的精度。但我们依然在产品中使用超高精度的电阻。


相当重要的FPGA:

              
FPGA是可编程的逻辑阵列器件。
          现今,FPGA已应用在不少 Hi-End级别的DAC产品中, 象流行的ROCKNA WAVEDREAM DAC.
          FPGA内部的硬件布局,可以通过复杂的软件去设计与排布,并且硬件是可以通过软件的升级而得到升级。
           当升级固件时,硬件就会同时得到升级。这样的设计具有相当高的灵活性,可以通过软件升级实现音质的提升,增加更多更新的功能,以及令产品永远不会落后于时代。


责任重大的FPGA:

               
1, 内建高性能SPDIF解调器,而不采用市场上固化低性能的SPDIF解调芯片如  DIR9001, WM8805 and AK411X 等.
           2, 重组时钟及FIFO技术,输出数据可以精准同步到时钟上,拒绝jitter.
           3, 内建 2X, 4X and 8X 数字滤波器,及4种不同算法NOS模式可供用户选择最贴合个人口味的音色。

分立件输出级:

               
信号经过最后一级是模拟输出级,输出级对DAC的音质影响是决定性的。再优秀的数字电路设计,没有一个优秀的模拟输出级设计,音质也会变得极其普通。
           模拟输出级直接连接在DA 7 模块后面,全部使用过孔式元件(非SMD)。
           高速的CAST放大器担任信号的放大与处理,CAST放大器是没有负反馈的设计,且工作于电流信号模式,而不必象其他的设计一样,将信号反复在电流与电压间多次变换。
            输出的缓冲器级是单端纯A类FET设计,且两组并联以实现更低的输出阻抗。
            总而言之,输出级是工作于纯A类的状态,完全没有负反馈, 以可以重现纯净与逼真的声音信号。
            DAC内建四个OPA运放担任直流伺服功能,这样DAC就无需耦合电容也可以正常工作,避免了电容产生的音染。
            在DA 模块后的所有信号通道,没有使用任何开关元件以实现最真最纯的音质效果。


强大的电源设计:

               
使用4个总功率达 295 W 高性能R牛及超过9万5千UF的音频滤波电容保证供电的纯净度
十五组分立件的甲类并联稳压电源分别对再生电源驱动器, 数字及模拟音频各部分分离进行供电。
           全部电源都具有超高速及超低噪音的特性。
           

布局 :
               
DAC使用5MM厚的铝板去分隔开数字部分,左与右声道模拟部分及变压器部分,以避免它们之间的相互干扰。
            左右声道的模拟部分使用对称布局分布于数字部分两侧,具有相同的信号线长度与距离,令音质更精准。
           DA 7 模块安装到两块铝板中间以避免其他电路的干扰。
           繁复的布局与安装工艺只因为了音质更清晰纯真,背景更宁静,音场更宽广。

  


 


 

备案序号:粤ICP备05020367号

版权所有:          何庆华  睿志音响

Copyright(C) 2004   www.audio-gd.com    All Rights Reserved