心睿 · 志远

首页

产品索引

保修服务

购买方法

联系我们

发货信息

睿志论坛

English



 


R-1 NOS
 

真正平平衡R-2R梯阶式DAC

全分立件真正平衡电流传输设计。

4组全分立件单独的 DSD 硬件解码器。

8组全分立件R-2R DA模组组成两声道平衡推挽PCM解码器。

32bit / 384K 异步传输 Amanero USB界面

所有输入均使用隔离器进行电气隔离

可编程器件运用,支持固件升级

所有数字模式设置均可在面板上完成 (无需打开机器)。

 

       

          

注:安装工艺与设计更新升级以致实物内外改变恕不另行告知。
概述 使用指引 规格 定制选项

价格:5950元 (包含中国大陆,港澳运费)
俩外壳版本可选,下单时务必说明否则随机发货:
R-1 NOS黑色
R-1 NOS银色

点击下载USB驱动 Amanero combo 384

R-1 NOS新特性:
        一些爱好者喜欢纯粹的NOS模式,因此我们设计出R-1NOS,优化了NOS模式,提供更纯净的音乐性音质表现。
        NOS 设计无需使用主时钟,这是NOS一大优势,可以避免音质受到主时钟Jitter的影响。
        在R-1 NOS的数据处理器中我们运用了零延迟技术,确保了数据与时钟的精准同步,大幅缩小了Jitter影响。
        应用DA7模组,比上一代的R-1应用的DA8 模组音质明显提升。DA 7模组包含有4组全分立件单独的 DSD 硬件解码器,8组全分立件R-2R DA模组组成两声道平衡推挽PCM解码器。
        在R-1 NOS设计中,我们在DA及模拟电路前运用了电气隔离技术,所有的输入信号与数字处理器都被隔离,提供更干净的声音效果。
        运用最新设计的分立伺服稳压电源专门供电到数码电路,性能可媲美电池但又避免了电池供电声音干瘦的特性,且令本产品工作温度远低于旧有型号。时钟电路与模拟电路依然使用最佳声音搭配的纯A类稳压电源供电。8组稳压电源供电到不同信号电路,R-2RDA模块使用2组分立件伺服电源供电,模拟输出放大器采用了2组纯A类稳压电源分离供电。
       
显示输入信号采样率功能。
 

一些关于NOS的知识在购买前需要了解:
1,一些连技术人员也不了解的NOS设计:
        在1970年代,初代的CD数字唱机推出,它们就是运用了NOS的设计。
        NOS意思指 "Non Oversampling",即无采用超采样技术。使用NOS的设计,指标很普通,这是由于DA转换器的信号位数量限制了THD与S/N的指标。
        尽管量化噪音影响了 S/N,但R-1 NOS 依然具有非常低的噪音,远胜于胆机与黑胶唱机系统的噪音水平,相当接近流行的OS设计的DAC。
        当时为了达到更好的测试指标,相当多的NOS设计的DA采用了相当复杂的LC模拟滤波器,连接于DA转换器后面。虽然LC模拟滤波器一定程度上提升了测试指标,但LC模拟滤波器具有相当大离散性及频响不平坦性,最重要是导致声音信号相移相当严重,对音质劣化相当明显。
        在1980年代,超采样技术与FIR数字滤波器发明,开启的数字音频的OS时代,相对于LC模拟滤波器,无论指标还是音质都有明显提升,因此OS技术被一直广泛运用至今。
        但一些爱好者依然喜欢NOS没有经过额外对信号处理的音质,认为这是不经修饰的声音,如果真实世界中的声音一样,他们相信自己的耳朵而不是相信纸上标称的指标。
        因此如果阁下需要好看的指标,NOS确实不是阁下所向往的设计。


2,
胆色:
        NOS设计的DAC本身声音就酷似胆机或黑胶系统。这可能是由于它的失真度相似于胆机或黑胶系统,通常典型值是介乎于 0.01% and 0.1% 。一些昂贵的美国制品DAC 也有如此不佳的指标,如下图,但很多人认为其具有相当美好的音质。

       R-1 NOS的失真水平相近于胆机或黑胶系统,以及上述的美国制品DAC。 而噪音水平优于120DB,远高于胆机与黑胶系统。


R-2R DAC 的优缺点:

               
优点 :
           1, R-2R 不会将时钟信号转换到输出信号。
           2, R-2R 不敏感于 jitter 但 Delta-Sigma 就相当敏感。
           3, R-2R的输出信号电平的精准度高于Delta-Sigma  .
           缺点 :
           1, R2R 的谐波失真度可以做到相当低但还不能做到象ES9038 PRO (Delta-Sigma)那样的低谐波失真。
           2, Glitch 与梯阶电阻的精度不容易解决。


市场上流行的R-2R设计:
         
无论是DIY套件或是厂制品,R-2R已经变得流行。
          在低价位的DIY 套件市场,通常的设计是学习了MSB旧有技术,但仅保留了信号转换的部分而舍弃了原厂精妙的设计。这种设计是通过数据串行输入到移位寄存器IC去将数据 转换到模拟信号的转换,是根本无法解决R-2R的技术难题,这种设计的性能是完全依赖梯阶电阻的精度。
         


         
在Hi -End 市场的厂制品,使用了相当复杂的技术去解决R-2R存在的问题,从而达到高性能与音质。 一些厂家使用移位寄存器IC的串行控制模式。下图的设计是使用了FPGA并行控制梯阶电阻开关的方式。并行控制模式,每一bit的梯阶电阻开关都单独控制,因此具有超高速度 (并行模式仅需1个时钟周期去输出所有数据, 串行模式则需要 至少8到24个时钟周期)去发送或更新数据,并可以在任何时候即时纠正数据从而令输出信号具有低失真特性,解决由于电阻公差及Glitch等引致的问题。
         

梯阶电阻的精度:

               
很多人只关心梯阶电阻的精度, 他们看来R-2R就是取决于电阻的精度。
           现今,24 bit已是一个标准,但可制造的电阻精度是否可以达到24 bit?
           即使是16 bit, 精度要求已是1/66536, 即使是 0.1% (1/1000)的电阻精度,是完全不足够的。就算是0.01% (1/10000),也依然未能达到 16  bit的要求,更不要说是24 bit.
          因此电阻的精度并不是解决问题的方向。假如世界上有0.00001%的电阻,能达到24 bit的要求,但梯阶电阻的开关内阻的离散性,会将这个超级高精准度 的优势完全抹去。
           我们要从技术上解决问题,而不是单凭提高电阻的精度。但我们依然在产品中使用超高精度的电阻。
         


相当重要的FPGA/CPLD:

              
FPGA/CPLD是可编程的逻辑阵列器件。
           现今,FPGA/CPLD已应用在不少 Hi-End级别的DAC产品中, 象流行的ROCKNA WAVEDREAM DAC.
          自2008年我们开始在DAC产品中使用FPGA设计。
          本机由6片CPLD 芯片组成整机数字电路,全部采用可编程芯片,将来必要时可以更新固件进行音质提升。
          FPGA/CPLD内部的硬件布局,可以通过软件去设计与排布,并且硬件是可以通过软件 更新进行升级。
           当升级固件时,硬件就会同时得到升级。这样的设计具有相当高的灵活性,可以通过软件升级实现音质的提升,增加更多更新的功能,以及令产品永远不会落后于时代。


 

备案序号:粤ICP备05020367号

版权所有:          何庆华  睿志音响

Copyright(C) 2004   www.audio-gd.com    All Rights Reserved